gpio: use consistent names for IRQ priority variables
Change-Id: I35ca4a13bb9dc0fd86298fa4fb17158b275dc9cc Signed-off-by: Anas Nashif <anas.nashif@intel.com>
This commit is contained in:
parent
e1fea59671
commit
82c969c8ae
8 changed files with 15 additions and 16 deletions
|
@ -78,7 +78,7 @@ config GPIO_DW_0
|
|||
|
||||
if GPIO_DW_0
|
||||
|
||||
config GPIO_DW_0_PRI
|
||||
config GPIO_DW_0_IRQ_PRI
|
||||
default 2
|
||||
|
||||
endif # GPIO_DW_0
|
||||
|
@ -88,7 +88,7 @@ config GPIO_DW_1
|
|||
|
||||
if GPIO_DW_1
|
||||
|
||||
config GPIO_DW_1_PRI
|
||||
config GPIO_DW_1_IRQ_PRI
|
||||
default 2
|
||||
|
||||
endif # GPIO_DW_1
|
||||
|
|
|
@ -110,7 +110,7 @@ config GPIO_QMSI
|
|||
def_bool y
|
||||
config GPIO_QMSI_0
|
||||
def_bool y
|
||||
config GPIO_QMSI_0_PRI
|
||||
config GPIO_QMSI_0_IRQ_PRI
|
||||
default 0
|
||||
endif # GPIO
|
||||
|
||||
|
|
|
@ -63,12 +63,12 @@ config GPIO_QMSI
|
|||
config GPIO_QMSI_0
|
||||
def_bool y
|
||||
|
||||
config GPIO_QMSI_0_PRI
|
||||
config GPIO_QMSI_0_IRQ_PRI
|
||||
default 2
|
||||
|
||||
config GPIO_QMSI_AON
|
||||
def_bool y
|
||||
config GPIO_QMSI_AON_PRI
|
||||
config GPIO_QMSI_AON_IRQ_PRI
|
||||
default 2
|
||||
endif # GPIO
|
||||
|
||||
|
|
|
@ -144,7 +144,7 @@ if GPIO_DW_0
|
|||
|
||||
config GPIO_DW_0_NAME
|
||||
default "GPIO_0"
|
||||
config GPIO_DW_0_PRI
|
||||
config GPIO_DW_0_IRQ_PRI
|
||||
default 2
|
||||
config GPIO_DW_0_IRQ_SHARED_NAME
|
||||
default SHARED_IRQ_0_NAME if SHARED_IRQ
|
||||
|
|
|
@ -94,7 +94,7 @@ config GPIO_DW_0_IRQ_SHARED_NAME
|
|||
this driver with the shared IRQ driver, so interrupts can be dispatched
|
||||
correctly.
|
||||
|
||||
config GPIO_DW_0_PRI
|
||||
config GPIO_DW_0_IRQ_PRI
|
||||
int "Controller interrupt priority"
|
||||
depends on GPIO_DW_0 && GPIO_DW_0_IRQ_DIRECT
|
||||
help
|
||||
|
@ -144,7 +144,7 @@ config GPIO_DW_1_IRQ_SHARED_NAME
|
|||
this driver with the shared IRQ driver, so interrupts can be dispatched
|
||||
correctly.
|
||||
|
||||
config GPIO_DW_1_PRI
|
||||
config GPIO_DW_1_IRQ_PRI
|
||||
int "Controller interrupt priority"
|
||||
depends on GPIO_DW_1 && GPIO_DW_1_IRQ_DIRECT
|
||||
help
|
||||
|
|
|
@ -46,7 +46,7 @@ config GPIO_QMSI_0_NAME
|
|||
depends on GPIO_QMSI_0
|
||||
default "GPIO_0"
|
||||
|
||||
config GPIO_QMSI_0_PRI
|
||||
config GPIO_QMSI_0_IRQ_PRI
|
||||
int "Controller interrupt priority"
|
||||
depends on GPIO_QMSI_0
|
||||
help
|
||||
|
@ -64,7 +64,7 @@ config GPIO_QMSI_AON_NAME
|
|||
depends on GPIO_QMSI_AON
|
||||
default "GPIO_AON_0"
|
||||
|
||||
config GPIO_QMSI_AON_PRI
|
||||
config GPIO_QMSI_AON_IRQ_PRI
|
||||
int "Controller interrupt priority"
|
||||
depends on GPIO_QMSI_AON
|
||||
help
|
||||
|
|
|
@ -471,7 +471,7 @@ void gpio_config_0_irq(struct device *port)
|
|||
|
||||
#ifdef CONFIG_GPIO_DW_0_IRQ_DIRECT
|
||||
ARG_UNUSED(shared_irq_dev);
|
||||
IRQ_CONNECT(GPIO_DW_0_IRQ, CONFIG_GPIO_DW_0_PRI, gpio_dw_isr,
|
||||
IRQ_CONNECT(GPIO_DW_0_IRQ, CONFIG_GPIO_DW_0_IRQ_PRI, gpio_dw_isr,
|
||||
DEVICE_GET(gpio_dw_0), GPIO_DW_0_IRQ_FLAGS);
|
||||
irq_enable(config->irq_num);
|
||||
#elif defined(CONFIG_GPIO_DW_0_IRQ_SHARED)
|
||||
|
@ -536,7 +536,7 @@ void gpio_config_1_irq(struct device *port)
|
|||
|
||||
#ifdef CONFIG_GPIO_DW_1_IRQ_DIRECT
|
||||
ARG_UNUSED(shared_irq_dev);
|
||||
IRQ_CONNECT(GPIO_DW_1_IRQ, CONFIG_GPIO_DW_1_PRI, gpio_dw_isr,
|
||||
IRQ_CONNECT(GPIO_DW_1_IRQ, CONFIG_GPIO_DW_1_IRQ_PRI, gpio_dw_isr,
|
||||
DEVICE_GET(gpio_dw_1), GPIO_DW_1_IRQ_FLAGS);
|
||||
irq_enable(config->irq_num);
|
||||
#elif defined(CONFIG_GPIO_DW_1_IRQ_SHARED)
|
||||
|
|
|
@ -282,16 +282,15 @@ int gpio_qmsi_init(struct device *port)
|
|||
CLK_PERIPH_GPIO_INTERRUPT |
|
||||
CLK_PERIPH_GPIO_DB |
|
||||
CLK_PERIPH_CLK);
|
||||
IRQ_CONNECT(QM_IRQ_GPIO_0,
|
||||
CONFIG_GPIO_QMSI_0_PRI, qm_gpio_isr_0,
|
||||
0, IOAPIC_LEVEL | IOAPIC_HIGH);
|
||||
IRQ_CONNECT(QM_IRQ_GPIO_0, CONFIG_GPIO_QMSI_0_IRQ_PRI,
|
||||
qm_gpio_isr_0, 0, IOAPIC_LEVEL | IOAPIC_HIGH);
|
||||
irq_enable(QM_IRQ_GPIO_0);
|
||||
QM_SCSS_INT->int_gpio_mask &= ~BIT(0);
|
||||
break;
|
||||
#ifdef CONFIG_GPIO_QMSI_AON
|
||||
case QM_AON_GPIO_0:
|
||||
IRQ_CONNECT(QM_IRQ_AONGPIO_0,
|
||||
CONFIG_GPIO_QMSI_AON_PRI, qm_aon_gpio_isr_0,
|
||||
CONFIG_GPIO_QMSI_AON_IRQ_PRI, qm_aon_gpio_isr_0,
|
||||
0, IOAPIC_LEVEL | IOAPIC_HIGH);
|
||||
irq_enable(QM_IRQ_AONGPIO_0);
|
||||
QM_SCSS_INT->int_aon_gpio_mask &= ~BIT(0);
|
||||
|
|
Loading…
Add table
Add a link
Reference in a new issue