soc: Add the MAX32672 SoC
Add MAX32672 Kconfig and dts files Co-authored-by: Maureen Helm <maureen.helm@analog.com> Signed-off-by: Sadik Ozer <sadik.ozer@analog.com>
This commit is contained in:
parent
774ed60280
commit
406764aec6
6 changed files with 628 additions and 0 deletions
522
dts/arm/adi/max32/max32672-pinctrl.dtsi
Normal file
522
dts/arm/adi/max32/max32672-pinctrl.dtsi
Normal file
|
@ -0,0 +1,522 @@
|
||||||
|
/*
|
||||||
|
* Copyright (c) 2024 Analog Devices, Inc.
|
||||||
|
*
|
||||||
|
* SPDX-License-Identifier: Apache-2.0
|
||||||
|
*/
|
||||||
|
|
||||||
|
#include <zephyr/dt-bindings/pinctrl/max32-pinctrl.h>
|
||||||
|
|
||||||
|
/ {
|
||||||
|
soc {
|
||||||
|
pinctrl: pin-controller@40008000 {
|
||||||
|
|
||||||
|
/omit-if-no-ref/ swdio_p0_0: swdio_p0_0 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 0, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr0c_ia_p0_0: tmr0c_ia_p0_0 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 0, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ swdclk_p0_1: swdclk_p0_1 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 1, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr0c_oa_p0_1: tmr0c_oa_p0_1 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 1, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ spi0a_miso_p0_2: spi0a_miso_p0_2 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 2, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart1b_rx_p0_2: uart1b_rx_p0_2 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 2, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr1c_ia_p0_2: tmr1c_ia_p0_2 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 2, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ spi0a_mosi_p0_3: spi0a_mosi_p0_3 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 3, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart1b_tx_p0_3: uart1b_tx_p0_3 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 3, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr1c_oa_p0_3: tmr1c_oa_p0_3 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 3, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ spi0a_sck_p0_4: spi0a_sck_p0_4 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 4, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart1b_cts_p0_4: uart1b_cts_p0_4 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 4, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr2c_ia_p0_4: tmr2c_ia_p0_4 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 4, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ spi0a_ss0_p0_5: spi0a_ss0_p0_5 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 5, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart1b_rts_p0_5: uart1b_rts_p0_5 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 5, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr2c_oa_p0_5: tmr2c_oa_p0_5 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 5, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ hfx_clk_out_p0_5: hfx_clk_out_p0_5 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 5, AF4)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ i2c0a_scl_p0_6: i2c0a_scl_p0_6 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 6, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ lptmr0b_ia_p0_6: lptmr0b_ia_p0_6 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 6, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ spi0c_ss1_p0_6: spi0c_ss1_p0_6 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 6, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ qea_p0_6: qea_p0_6 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 6, AF4)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ i2c0a_sda_p0_7: i2c0a_sda_p0_7 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 7, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ lptmr0b_oa_p0_7: lptmr0b_oa_p0_7 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 7, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ spi0c_ss2_p0_7: spi0c_ss2_p0_7 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 7, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ qeb_p0_7: qeb_p0_7 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 7, AF4)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart0a_rx_p0_8: uart0a_rx_p0_8 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 8, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ i2s0a_sdo_p0_8: i2s0a_sdo_p0_8 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 8, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr0c_ia_p0_8: tmr0c_ia_p0_8 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 8, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ ain0_p0_8: ain0_p0_8 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 8, AF4)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart0a_tx_p0_9: uart0a_tx_p0_9 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 9, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ i2s0a_lrclk_p0_9: i2s0a_lrclk_p0_9 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 9, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr0c_oa_p0_9: tmr0c_oa_p0_9 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 9, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ ain_c0_n_p0_9: ain_c0_n_p0_9 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 9, AF4)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart0a_cts_p0_10: uart0a_cts_p0_10 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 10, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ i2s0a_bcllk_p0_10: i2s0a_bcllk_p0_10 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 10, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr1c_ia_p0_10: tmr1c_ia_p0_10 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 10, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ ain_c0_n_p0_10: ain_c0_n_p0_10 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 10, AF4)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart0a_rts_p0_11: uart0a_rts_p0_11 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 11, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ i2s0a_sdi_p0_11: i2s0a_sdi_p0_11 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 11, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr1c_oa_p0_11: tmr1c_oa_p0_11 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 11, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ ain_c0_n_p0_11: ain_c0_n_p0_11 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 11, AF4)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ i2c1a_scl_p0_12: i2c1a_scl_p0_12 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 12, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ ext_clk2_p0_12: ext_clk2_p0_12 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 12, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr2c_ia_p0_12: tmr2c_ia_p0_12 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 12, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ ain_c0_p_p0_12: ain_c0_p_p0_12 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 12, AF4)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ i2c1a_sda_p0_13: i2c1a_sda_p0_13 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 13, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ cal32k_p0_13: cal32k_p0_13 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 13, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr2c_oa_p0_13: tmr2c_oa_p0_13 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 13, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ ain_c0_p_p0_13: ain_c0_p_p0_13 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 13, AF4)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ spi1a_miso_p0_14: spi1a_miso_p0_14 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 14, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart2b_rx_p0_14: uart2b_rx_p0_14 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 14, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr3c_ia_p0_14: tmr3c_ia_p0_14 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 14, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ ain_c0_p_p0_14: ain_c0_p_p0_14 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 14, AF4)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ spi1a_mosi_p0_15: spi1a_mosi_p0_15 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 15, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart2b_tx_p0_15: uart2b_tx_p0_15 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 15, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr3c_oa_p0_15: tmr3c_oa_p0_15 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 15, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ ain_c0_p_p0_15: ain_c0_p_p0_15 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 15, AF4)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ spi1a_sck_p0_16: spi1a_sck_p0_16 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 16, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart2b_cts_p0_16: uart2b_cts_p0_16 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 16, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr0c_ia_p0_16: tmr0c_ia_p0_16 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 16, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ ain8_p0_16: ain8_p0_16 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 16, AF4)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ spi1a_ss0_p0_17: spi1a_ss0_p0_17 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 17, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart2b_rts_p0_17: uart2b_rts_p0_17 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 17, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr0c_oa_p0_17: tmr0c_oa_p0_17 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 17, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ ain9_p0_17: ain9_p0_17 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 17, AF4)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ i2c2a_scl_p0_18: i2c2a_scl_p0_18 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 18, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr1c_ia_p0_18: tmr1c_ia_p0_18 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 18, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ ain10_p0_18: ain10_p0_18 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 18, AF4)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ i2c2a_sda_p0_19: i2c2a_sda_p0_19 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 19, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr1c_oa_p0_19: tmr1c_oa_p0_19 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 19, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ ain11_p0_19: ain11_p0_19 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 19, AF4)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ cm4_rx_p0_20: cm4_rx_p0_20 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 20, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr2c_ia_p0_20: tmr2c_ia_p0_20 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 20, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ cm4_tx_p0_21: cm4_tx_p0_21 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 21, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr2c_oa_p0_21: tmr2c_oa_p0_21 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 21, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ lptmr1a_ia_p0_22: lptmr1a_ia_p0_22 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 22, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ adc_trig_b_p0_22: adc_trig_b_p0_22 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 22, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr0c_ia_p0_22: tmr0c_ia_p0_22 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 22, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ lptmr1a_oa_p0_23: lptmr1a_oa_p0_23 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 23, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ spi0c_ss3_p0_23: spi0c_ss3_p0_23 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 23, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ qei_p0_23: qei_p0_23 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 23, AF4)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ lpuart0a_cts_p0_24: lpuart0a_cts_p0_24 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 24, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart0b_rx_p0_24: uart0b_rx_p0_24 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 24, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ i2s0a_sd0_p0_24: i2s0a_sd0_p0_24 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 24, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ qes_p0_24: qes_p0_24 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 24, AF4)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ lpuart0a_rts_p0_25: lpuart0a_rts_p0_25 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 25, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart0b_tx_p0_25: uart0b_tx_p0_25 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 25, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ i2s0a_lrclk_p0_25: i2s0a_lrclk_p0_25 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 25, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ qmatch_p0_25: qmatch_p0_25 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 25, AF4)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ lpuart0a_rx_p0_26: lpuart0a_rx_p0_26 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 26, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart0b_cts_p0_26: uart0b_cts_p0_26 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 26, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ i2s0c_bclk_p0_26: i2s0c_bclk_p0_26 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 26, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ qdir_p0_26: qdir_p0_26 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 26, AF4)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ lpuart0a_tx_p0_27: lpuart0a_tx_p0_27 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 27, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart0b_rts_p0_27: uart0b_rts_p0_27 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 27, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ i2s0c_sdi_p0_27: i2s0c_sdi_p0_27 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 27, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ qerr_p0_27: qerr_p0_27 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 27, AF4)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart1a_rx_p0_28: uart1a_rx_p0_28 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 28, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ ext_clk1_p0_28: ext_clk1_p0_28 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 28, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr3c_ia_p0_28: tmr3c_ia_p0_28 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 28, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart1a_tx_p0_29: uart1a_tx_p0_29 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 29, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ spi1_ss0_p0_29: spi1_ss0_p0_29 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 29, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr3c_oa_p0_29: tmr3c_oa_p0_29 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 29, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ adc_trig_d_p0_29: adc_trig_d_p0_29 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 29, AF4)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart1a_cts_p0_30: uart1a_cts_p0_30 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 30, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr3c_ia_p0_30: tmr3c_ia_p0_30 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 30, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart1a_rts_p0_31: uart1a_rts_p0_31 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 31, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr3c_oa_p0_31: tmr3c_oa_p0_31 {
|
||||||
|
pinmux = <MAX32_PINMUX(0, 31, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr1c_ia_p1_0: tmr1c_ia_p1_0 {
|
||||||
|
pinmux = <MAX32_PINMUX(1, 0, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ spi2a_miso_p1_1: spi2a_miso_p1_1 {
|
||||||
|
pinmux = <MAX32_PINMUX(1, 1, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart0b_rx_p1_1: uart0b_rx_p1_1 {
|
||||||
|
pinmux = <MAX32_PINMUX(1, 1, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr3c_oa_p1_1: tmr3c_oa_p1_1 {
|
||||||
|
pinmux = <MAX32_PINMUX(1, 1, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ spi2a_mosi_p1_2: spi2a_mosi_p1_2 {
|
||||||
|
pinmux = <MAX32_PINMUX(1, 2, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart0b_tx_p1_2: uart0b_tx_p1_2 {
|
||||||
|
pinmux = <MAX32_PINMUX(1, 2, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr3c_ia_p1_2: tmr3c_ia_p1_2 {
|
||||||
|
pinmux = <MAX32_PINMUX(1, 2, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ div_clk_out_p1_2: div_clk_out_p1_2 {
|
||||||
|
pinmux = <MAX32_PINMUX(1, 2, AF4)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ spi2a_sck_p1_3: spi2a_sck_p1_3 {
|
||||||
|
pinmux = <MAX32_PINMUX(1, 3, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart0b_cts_p1_3: uart0b_cts_p1_3 {
|
||||||
|
pinmux = <MAX32_PINMUX(1, 3, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ spi2a_ss0_p1_4: spi2a_ss0_p1_4 {
|
||||||
|
pinmux = <MAX32_PINMUX(1, 4, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart0b_rts_p1_4: uart0b_rts_p1_4 {
|
||||||
|
pinmux = <MAX32_PINMUX(1, 4, AF2)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr0c_oa_p1_4: tmr0c_oa_p1_4 {
|
||||||
|
pinmux = <MAX32_PINMUX(1, 4, AF3)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ adc_trig_d_p1_4: adc_trig_d_p1_4 {
|
||||||
|
pinmux = <MAX32_PINMUX(1, 4, AF4)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart2a_rx_p1_5: uart2a_rx_p1_5 {
|
||||||
|
pinmux = <MAX32_PINMUX(1, 5, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart2a_tx_p1_6: uart2a_tx_p1_6 {
|
||||||
|
pinmux = <MAX32_PINMUX(1, 6, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart2a_cts_p1_7: uart2a_cts_p1_7 {
|
||||||
|
pinmux = <MAX32_PINMUX(1, 7, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ uart2a_rts_p1_8: uart2a_rts_p1_8 {
|
||||||
|
pinmux = <MAX32_PINMUX(1, 8, AF1)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/omit-if-no-ref/ tmr1c_oa_p1_9: tmr1c_oa_p1_9 {
|
||||||
|
pinmux = <MAX32_PINMUX(1, 9, AF3)>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
};
|
||||||
|
};
|
83
dts/arm/adi/max32/max32672.dtsi
Normal file
83
dts/arm/adi/max32/max32672.dtsi
Normal file
|
@ -0,0 +1,83 @@
|
||||||
|
/*
|
||||||
|
* Copyright (c) 2024 Analog Devices, Inc.
|
||||||
|
*
|
||||||
|
* SPDX-License-Identifier: Apache-2.0
|
||||||
|
*/
|
||||||
|
|
||||||
|
#include <arm/armv7-m.dtsi>
|
||||||
|
#include <adi/max32/max32xxx.dtsi>
|
||||||
|
|
||||||
|
&sram0 {
|
||||||
|
reg = <0x20000000 DT_SIZE_K(16)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
&clk_inro {
|
||||||
|
clock-frequency = <DT_FREQ_K(80)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/delete-node/ &clk_iso;
|
||||||
|
|
||||||
|
/* MAX32672 extra peripherals. */
|
||||||
|
/ {
|
||||||
|
soc {
|
||||||
|
sram1: memory@20004000 {
|
||||||
|
compatible = "mmio-sram";
|
||||||
|
reg = <0x20004000 DT_SIZE_K(16)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
sram2: memory@20008000 {
|
||||||
|
compatible = "mmio-sram";
|
||||||
|
reg = <0x20008000 DT_SIZE_K(64)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
sram3: memory@20018000 {
|
||||||
|
compatible = "mmio-sram";
|
||||||
|
reg = <0x20018000 DT_SIZE_K(64)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
sram4: memory@20028000 {
|
||||||
|
compatible = "mmio-sram";
|
||||||
|
reg = <0x20028000 DT_SIZE_K(4)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
sram5: memory@20029000 {
|
||||||
|
compatible = "mmio-sram";
|
||||||
|
reg = <0x20029000 DT_SIZE_K(4)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
sram6: memory@2002a000 {
|
||||||
|
compatible = "mmio-sram";
|
||||||
|
reg = <0x2002a000 DT_SIZE_K(16)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
sram7: memory@2002e000 {
|
||||||
|
compatible = "mmio-sram";
|
||||||
|
reg = <0x2002e000 DT_SIZE_K(16)>;
|
||||||
|
};
|
||||||
|
|
||||||
|
flc1: flash_controller@40029400 {
|
||||||
|
compatible = "adi,max32-flash-controller";
|
||||||
|
reg = <0x40029400 0x400>;
|
||||||
|
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
status = "okay";
|
||||||
|
|
||||||
|
flash1: flash@10080000 {
|
||||||
|
compatible = "soc-nv-flash";
|
||||||
|
reg = <0x10080000 DT_SIZE_K(512)>;
|
||||||
|
write-block-size = <16>;
|
||||||
|
erase-block-size = <8192>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
uart3: serial@40145000 {
|
||||||
|
compatible = "adi,max32-uart";
|
||||||
|
reg = <0x40145000 0x1000>;
|
||||||
|
clocks = <&gcr ADI_MAX32_CLOCK_BUS2 2>;
|
||||||
|
clock-source = <ADI_MAX32_PRPH_CLK_SRC_PCLK>;
|
||||||
|
interrupts = <88 0>;
|
||||||
|
status = "disabled";
|
||||||
|
};
|
||||||
|
};
|
||||||
|
};
|
|
@ -14,6 +14,9 @@ config SOC_FAMILY_MAX32
|
||||||
config SOC_MAX32655
|
config SOC_MAX32655
|
||||||
select CPU_CORTEX_M4
|
select CPU_CORTEX_M4
|
||||||
|
|
||||||
|
config SOC_MAX32672
|
||||||
|
select CPU_CORTEX_M4
|
||||||
|
|
||||||
config SOC_MAX32680
|
config SOC_MAX32680
|
||||||
select CPU_CORTEX_M4
|
select CPU_CORTEX_M4
|
||||||
|
|
||||||
|
|
14
soc/adi/max32/Kconfig.defconfig.max32672
Normal file
14
soc/adi/max32/Kconfig.defconfig.max32672
Normal file
|
@ -0,0 +1,14 @@
|
||||||
|
# Analog Devices MAX32672 MCU
|
||||||
|
|
||||||
|
# Copyright (c) 2024 Analog Devices, Inc.
|
||||||
|
# SPDX-License-Identifier: Apache-2.0
|
||||||
|
|
||||||
|
if SOC_MAX32672
|
||||||
|
|
||||||
|
config SYS_CLOCK_HW_CYCLES_PER_SEC
|
||||||
|
default $(dt_node_int_prop_int,/clocks/clk_ipo,clock-frequency)
|
||||||
|
|
||||||
|
config NUM_IRQS
|
||||||
|
default 108
|
||||||
|
|
||||||
|
endif # SOC_MAX32672
|
|
@ -17,6 +17,10 @@ config SOC_MAX32655_M4
|
||||||
bool
|
bool
|
||||||
select SOC_MAX32655
|
select SOC_MAX32655
|
||||||
|
|
||||||
|
config SOC_MAX32672
|
||||||
|
bool
|
||||||
|
select SOC_FAMILY_MAX32
|
||||||
|
|
||||||
config SOC_MAX32680
|
config SOC_MAX32680
|
||||||
bool
|
bool
|
||||||
select SOC_FAMILY_MAX32
|
select SOC_FAMILY_MAX32
|
||||||
|
@ -35,5 +39,6 @@ config SOC_MAX32690_M4
|
||||||
|
|
||||||
config SOC
|
config SOC
|
||||||
default "max32655" if SOC_MAX32655
|
default "max32655" if SOC_MAX32655
|
||||||
|
default "max32672" if SOC_MAX32672
|
||||||
default "max32680" if SOC_MAX32680
|
default "max32680" if SOC_MAX32680
|
||||||
default "max32690" if SOC_MAX32690
|
default "max32690" if SOC_MAX32690
|
||||||
|
|
|
@ -7,6 +7,7 @@ family:
|
||||||
- name: max32655
|
- name: max32655
|
||||||
cpuclusters:
|
cpuclusters:
|
||||||
- name: m4
|
- name: m4
|
||||||
|
- name: max32672
|
||||||
- name: max32680
|
- name: max32680
|
||||||
cpuclusters:
|
cpuclusters:
|
||||||
- name: m4
|
- name: m4
|
||||||
|
|
Loading…
Add table
Add a link
Reference in a new issue